インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

5.3.2.1.5. 各ワードアライナー・モードにおけるワードアライナーのパターン長

表 257.  各ワードアライナー・モードにおけるワードアライナーのパターン長
PCS-PMA インターフェイス幅 サポートされるワードアライナー・モード サポートされるワードアライナー・パターン長 rx_std_wa_patternalign の動作 rx_syncstatus の動作 rx_patterndetect の動作
8 ビットスリップ 8 rx_std_wa_patternalign はワード・アライメントに影響しません。シングル幅のワードアライナーは、BITSLIP 信号をアサートさせるFPGA ファブリックがトグルするときのみ、ワード境界を更新します。 N/A N/A
マニュアル 8、16 ワード・アライメントはrx_std_wa_patternalign によって制御され、この信号のエッジ・センシティブです。 ワードアライナーが新しい境界にアライメントするとき、1 パラレル・クロックサイクルの間High にアサートされます。 現在のワード境界にワード・アライメント・パターンが現れたとき、1 パラレル・クロックサイクルの間High にアサートされます。
10 ビットスリップ 7 rx_std_wa_patternalign はワード・アライメントに影響しません。シングル幅のワードアライナーは、BITSLIP 信号をアサートさせるFPGA ファブリックがトグルするときのみ、ワード境界を更新します。 N/A N/A
マニュアル 7、10 ワード・アライメントはrx_std_wa_patternalign によって制御され、この信号のレベル・センシティブです。 ワードアライナーが新しい境界にアライメントするとき、1 パラレル・クロックサイクルの間High にアサートされます。 現在のワード境界にワード・アライメント・パターンが現れたとき、1 パラレル・クロックサイクルの間High にアサートされます。
確定的レイテンシー (CPRI モードのみ) 10 ワード・アライメントはrx_std_wa_patternalign によって制御され (この信号のエッジ・センシティブ) 、ステートマシンはCPRI およびOBSAI アプリケーションのRX パスで確定的レイテンシーを達成するために、PMA と共に動作します。
同期ステートマシン 7、10 rx_std_wa_patternalign はワード・アライメントに影響しません。 同期条件が満たされる限りHigh を維持します。 現在のワード境界にワード・アライメント・パターンが現れたとき、1 パラレル・クロックサイクルの間High にアサートされます。
16 ビットスリップ 16 rx_std_wa_patternalign はワード・アライメントに影響しません。ダブル幅のワードアライナーは、BITSLIP 信号をアサートさせるFPGA ファブリックがトグルするときのみ、ワード境界を更新します。 N/A N/A
マニュアル 8、16、32 ワード・アライメントはrx_std_wa_patternalign の立ち上がりエッジによって制御されます。 ワードアライナーがワード・アライメント・パターンにアライメントした後、High を維持します。rx_std_wa_patternalign で立ち上がりエッジを受信すると、新しいワード・アライメント・パターンが受信されるまでLow になります。 現在のワード境界にワード・アライメント・パターンが現れたとき、1 パラレル・クロックサイクルの間High にアサートされます。
20 ビットスリップ 7 rx_std_wa_patternalign はワード・アライメントに影響しません。ダブル幅のワードアライナーは、BITSLIP 信号をアサートさせるFPGA ファブリックがトグルするときのみ、ワード境界を更新します。 N/A N/A
マニュアル 7、 10、 20、 40 ワード・アライメントはrx_std_wa_patternalign の立ち上がりエッジによって制御されます。 ワードアライナーがワード・アライメント・パターンにアライメントした後、High を維持します。rx_std_wa_patternalign で立ち上がりエッジを受信すると、新しいワード・アライメント・パターンが受信されるまでLow になります。 現在のワード境界にワード・アライメント・パターンが現れたとき、1 パラレル・クロックサイクルの間High にアサートされます。
確定的レイテンシー (CPRI モードのみ) 10 ワード・アライメントはrx_std_wa_patternalign (この信号のエッジ・センシティブ) と、CPRI およびOBSAI アプリケーションのRX パスで確定的レイテンシーを達成するためにPMA を制御する確定的レイテンシー・ステートマシンによって制御されます。
同期ステートマシン 7、10、20 rx_std_wa_patternalign 信号をドライブするFPGA ファブリックは、ワード・アライメントに影響しません。 同期条件が満たされる限りHigh を維持します。 現在のワード境界にワード・アライメント・パターンが現れたとき、1 パラレル・クロックサイクルの間High にアサートされます。