インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

2.9.1.1. Basic (Enhanced PCS) およびBasic with KR FEC トランシーバー・コンフィグレーション・ルールのArria 10 トランシーバーへの実装方法

Basic (Enhanced PCS) またはBasic with KR FEC トランシーバー・コンフィグレーション・ルールを実装する前に、Basic (Enhanced PCS) とPMA のアーキテクチャー、PLL アーキテクチャー、ならびにリセット・コントローラーについて十分に把握している必要があります。

  1. IP カタログを開いてArria 10 Transceiver Native PHY IP を選択します。
    詳しくは、PHY IP コアの選択とインスタンス化を参照してください。
  2. Datapath Options の下のTransceiver Configuration Rules のリストから、Basic (Enhanced PCS) またはBasic with KR FEC を選択します。
  3. 起点として、Basic (Enhanced PCS) およびBasic with KR FEC 向けネイティブPHY IP のパラメーター設定の表のパラメーター値を使用します。またはプリセットで説明しているプロトコルプリセットを使用することもできます。その後で、デザインの具体的な要件に応じて設定を修正します。
  4. Finish をクリックして、ネイティブPHY IP (これはRTL ファイルです) を生成します。
    図 121. Basic (Enhanced PCS) およびBasic with KR FEC コンフィグレーション向けネイティブPHY IP の信号とポート
  5. PLL を設定し、インスタンス化します。
  6. トランシーバー・リセット・コントローラーを作成します。ユーザー設計のリセット・コントローラーの使用、またはトランシーバーPHY リセット・コントローラーの使用が可能です。
  7. ネイティブPHY IP コアをPLL IP コアとリセット・コントローラーに接続します。
    図 122. Basic (Enhanced PCS) のトランシーバー・デザイン向け接続ガイドライン
    図 123. Basic with KR FEC のトランシーバー・デザイン向け接続ガイドライン


  8. デザインをシミュレーションして機能性を検証します。