インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

5.2.1.1. Enhanced PCS TX FIFO

エンハンストPCS TX FIFO は、トランスミッタ・チャネルPCS とFPGA ファブリック間のインターフェイスを提供します。TX FIFO はチャネルPCS とFPGA ファブリック間の位相補償のために動作することができます。また、tx_enh_data_valid を使用して入力データフローを制御するために、TX FIFO をエラスティック・バッファーとして使用することができます。TX FIFO はチャネル結合も可能にします。TX FIFO は73 ビット幅と16 ワード深を有します。

TX FIFO の部分的フルおよび空のスレショルドは、Transceiver and PLL Address Map を使用して設定することができます。詳細については、リコンフィグレーション・インターフェイスとダイナミック・リコンフィグレーションの章を参照してください。

TX FIFO は以下の動作モードをサポートします。

  • Phase Compensation モード
  • Register モード
  • Interlaken モード
  • Basic モード