インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

2.6.6.5. XAUI コンフィグレーションでのトランシーバー・クロックの駆動とチャネル配置のガイドライン

トランシーバー・クロックの駆動

図 85. 位相補償FIFO を有効にしないXAUI コンフィグレーションでのトランシーバー・クロックの駆動外部ATX PLL は、XAUI の4 つのチャネル向けにトランスミッタのシリアルおよびパラレルクロックを生成します。PLL をインスタンス化してXAUI と接続する必要があります。x6 クロックラインは、トランスミッタのシリアルおよびパラレルクロックを4 つのチャネルそれぞれのPMA とPCS へ伝達します。


注: ATX PLL を設定する際は、PMA 幅の設定を、トランシーバー・チャネルごとに20 ビットにセットする必要があります。これにより、入力リファレンス・クロックが156.25 MHz である際にシリアルクロックが3.125 Gbps で動作できるようにします。
図 86. 位相補償FIFO を有効にしたXAUI コンフィグレーションでのトランシーバー・クロックの駆動位相補償FIFO を有効にすると、Avalon-ST インターフェイスでコアを様々なクロックに接続できます。