インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

4.3.2.1.1. デバイス動作中のトランスミッタのリセット

このリストでの番号は、次の図の番号に相当します。
  1. pll_cal_busytx_cal_busy がLow のとき、tx_analogresetpll_powerdown、およびtx_digitalreset をアサートします。
  2. tx_analogreset のアサーションの成功を確認するために、tx_analogreset_ack がHigh になるまで待機します。 TRS がアサーションのためのリセット要求を正常に完了すると、tx_analogreset_ack はHigh になります。
    1. tpll_powerdown の後にpll_powerdown をデアサートします。
    2. tx_analogreset をデアサートします。このステップは、pll_powerdown をデアサートする同時に、またはデアサートした後に実行することができます。
  3. tx_analogreset のデアサーションの成功を確認するために、tx_analogreset_ack がLow になるまで待機します。TRS がデアサーションのためのリセット要求を正常に完了すると、tx_analogreset_ack はLow になります。
  4. TX PLL がロックを取得した後、pll_locked 信号がHigh になります。pll_locked 信号を監視する前に、tx_analogreset_ack がLow になるまで待機します。
  5. pll_locked がHigh になった後、 最低ttx_digitalreset の時間でtx_digitalreset をデアサートします。
図 208. デバイスの動作中のトランスミッタ・リセット・シーケンス