インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

4.3.1.1.3. デバイスの動作中のトランシーバー・チャネルのリセット

このリストの番号は、次の図の番号に相当します。

  1. tx_analogresetpll_powerdowntx_digitalresetrx_analogreset、およびrx_digitalreset をアサートします。pll_cal_busytx_cal_busy、およびrx_cal_busy がLow のままにあることを確認します。
  2. 最小期間の70 μs の後に、同時にpll_powerdowntx_analogreset をデアサートします。
  3. TX PLL がロックを取得した後pll_locked 信号がHigh になります。pll_locked 信号を監視するためにtx_analogreset をデアサートした後、最低70 μs を待機します。
  4. pll_locked がHigh になった後にtx_digitalreset をデアサートします。tx_analogreset がデアサートされた後、tx_digitalreset 信号が最小ttx_digitalreset 期間 (最低70 μs) でアサートままにする必要があります。
  5. tx_analogreset をデアサート後にrx_analogreset をデアサートします。
  6. rx_digitalreset をデアサートする前に、rx_is_lockedtodata がtLTD (最小4 μs) にアサートされていることを確認します。
図 203. デバイスの動作中のトランシーバー・チャネルのリセット