インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

2.7.6. fPLL IP コアのPIPE 向けパラメーター設定

表 185.  Arria 10 fPLL IP コアのPIPE Gen1、Gen2、Gen3 モードでのパラメーター設定この項にはこのプロトコル向けの推奨パラメーター値を掲載しています。パラメーター値の範囲全体については、Arria 10 のトランシーバー・ネイティブPHY IP コアの使用を参照してください。
パラメーター Gen1 PIPE Gen2 PIPE Gen3 PIPE (Gen1/Gen2 スピード向け)
PLL
General
fPLL mode Transceiver Transceiver Transceiver
Protocol Mode PCIe* Gen 1 PCIe Gen 2 PCIe Gen 2
Message level for rule violation Error Error Error
Number of PLL reference clocks 1 1 1
Selected reference clock source 0 0 0
Enable fractional mode Disable Disable Disable
Enable manual counter configuration Disable Disable Disable
Enable ATX to fPLL cascade clock input port Disable Disable Disable
Settings
Bandwidth low、medium、high low、medium、high low、medium、high
Feedback
Operation mode Direct Direct Direct
Output Frequency
Transceiver usage
PLL output frequency 1250MHz 2500MHz 2500MHz
PLL datarate 2500Mbps 5000Mbps 5000Mbps
PLL integer reference clock frequency 100、125 MHz 100、125 MHz 100、125 MHz
Master Clock Generation Block (MCGB)
Include master clock generation block

x1 では無効に

x2、x4、x8 では有効に

x1 では無効に

x2、x4、x8 では有効に

x1 では無効に

x2、x4、x8 では無効に
Clock division factor

x1 ではN/A

x2、x4、x8 では1

x1 ではN/A

x2、x4、x8 では1

x1 ではN/A

x2、x4、x8 ではN/A
Enable x6/xN non-bonded high-speed clock output port

x1 ではN/A

x2、x4、x8 では無効に

x1 ではN/A

x2、x4、x8 では無効に

x1 ではN/A

x2、x4、x8 ではN/A
Enable PCIe clock switch interface

x1 ではN/A

x2、x4、x8 では無効に

x1 ではN/A

x2、x4、x8 では有効に

x1 ではN/A

x2、x4、x8 ではN/A
Number of auxiliary MCGB clock input ports

x1 ではN/A

x2、x4、x8 では0

x1 ではN/A

x2、x4、x8 では0

x1 ではN/A

x2、x4、x8 ではN/A
MCGB input clock frequency 1250MHz 2500MHz 2500MHz
MCGB output data rate 2500Mbps 5000Mbps 5000Mbps
Bonding
Enable bonding clock output ports

x1 ではN/A

x2、x4、x8 では有効に

x1 ではN/A

x2、x4、x8 では有効に

x1 ではN/A

x2、x4、x8 ではN/A
Enable feedback compensation bonding

x1 ではN/A

x2、x4、x8 では無効に

x1 ではN/A

x2、x4、x8 では無効に

x1 ではN/A

x2、x4、x8 ではN/A
PMA interface width

x1 ではN/A

x2、x4、x8 では10

x1 ではN/A

x2、x4、x8 では10

x1 ではN/A

x2、x4、x8 ではN/A
Dynamic Reconfiguration
Enable dynamic reconfiguration Disable Disable Disable
Enable Altera Debug Master Endpoint Disable Disable Disable
Separate avmm_busy from reconfig_waitrequest N/A N/A N/A
Optional Reconfiguration Logic
Enable capability registers N/A N/A N/A
Set user-defined IP identifier N/A N/A N/A
Enable control and status registers N/A N/A N/A
Configuration Files
Configuration file prefix N/A N/A N/A
Generate SystemVerilog package file N/A N/A N/A
Generate C Header file N/A N/A N/A
Generate MIF (Memory Intialization File) N/A N/A N/A
Generation Options
Generate parameter documentation file Enable Enable Enable