インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

8.3. アナログ・パラメーター設定リスト

以下の表は、トランスミッタとレシーバーのアナログ・パラメーター設定を示しています。各設定の詳細は、この表に続く項で説明します。

表 301.  レシーバーのアナログ・パラメーター設定

アナログ・パラメーター設定

Pin Planner またはAssignment Editor の名称

アサインメント・デスティネーション

使用法ガイドライン

XCVR_A10_RX_LINK

Receiver Link Type

RX シリアルデータ

チップ間またはバックプレーン

XCVR_A10_RX_TERM_SEL

Receiver On-Chip-Termination

RX シリアルデータ

オンチップ終端

XCVR_VCCR_VCCT_VOLTAGE

VCCR_GXB/VCCT_GXB Voltage

RX シリアルデータ

VCCR/VCCT 電圧

XCVR_A10_RX_ONE_STAGE_ENABLE

Receiver High Data Rate Mode Equalizer RX シリアルデータ

連続時間リニア・イコライゼーション (CTLE)

XCVR_A10_RX_EQ_DC_GAIN_TRIM

Receiver High Gain Mode Equalizer DC Gain Control

RX シリアルデータ

CTLE

XCVR_A10_RX_ADP_CTLE_ACGAIN_4S

Receiver High Gain Mode Equalizer AC Gain Control

RX シリアルデータ

CTLE

XCVR_A10_RX_ADP_CTLE_EQZ_1S_SEL

Receiver High Data Rate Mode Equalizer AC Gain Control

RX シリアルデータ

CTLE

XCVR_A10_RX_ADP_VGA_SEL

Receiver Variable Gain Amplifier Voltage Swing Select

RX シリアルデータ

VGA

XCVR_A10_RX_ADP_DFE_FXTAP1

Receiver Decision Feedback Equalizer Fixed Tap One Coefficient

RX シリアルデータ

デシジョン・フィードバック・イコライゼーション (DFE)

XCVR_A10_RX_ADP_DFE_FXTAP2

Receiver Decision Feedback Equalizer Fixed Tap Two Coefficient

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP2_SGN

Receiver Decision Feedback Equalizer Fixed Tap Two Sign

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP3

Receiver Decision Feedback Equalizer Fixed Tap Three Coefficient

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP3_SGN

Receiver Decision Feedback Equalizer Fixed Tap Three Sign

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP4

Receiver Decision Feedback Equalizer Fixed Tap Four Coefficient

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP4_SGN

Receiver Decision Feedback Equalizer Fixed Tap Four Sign

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP5

Receiver Decision Feedback Equalizer Fixed Tap Five Coefficient

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP5_SGN

Receiver Decision Feedback Equalizer Fixed Tap Five Sign

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP6

Receiver Decision Feedback Equalizer Fixed Tap Six Coefficient

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP6_SGN

Receiver Decision Feedback Equalizer Fixed Tap Six Sign

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP7

Receiver Decision Feedback Equalizer Fixed Tap Seven Coefficient

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP7_SGN

Receiver Decision Feedback Equalizer Fixed Tap Seven Sign

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP8

Receiver Decision Feedback Equalizer Fixed Tap Eight Coefficient

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP8_SGN

Receiver Decision Feedback Equalizer Fixed Tap Eight Sign

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP9

Receiver Decision Feedback Equalizer Fixed Tap Nine Coefficient

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP9_SGN

Receiver Decision Feedback Equalizer Fixed Tap Nine Sign

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP10

Receiver Decision Feedback Equalizer Fixed Tap Ten Coefficient

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP10_SGN

Receiver Decision Feedback Equalizer Fixed Tap Ten Sign

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP11

Receiver Decision Feedback Equalizer Fixed Tap Eleven Coefficient

RX シリアルデータ

DFE

XCVR_A10_RX_ADP_DFE_FXTAP11_SGN

Receiver Decision Feedback Equalizer Fixed Tap Eleven Sign

RX シリアルデータ

DFE

表 302.  トランスミッタのアナログ・パラメーター設定
アナログ・パラメーター設定 Pin Planner またはAssignment Editor の名称 アサインメント・デスティネーション 使用法ガイドライン

XCVR_A10_TX_LINK

Transmitter Link Type

TX シリアルデータ

チップ間またはバックプレーン

XCVR_A10_TX_TERM_SEL

Transmitter On-Chip Termination

TX シリアルデータ

オンチップ終端

XCVR_A10_TX_COMPENSATION_EN

Transmitter High-Speed Compensation

TX シリアルデータ

PDN ISI 補償

XCVR_VCCR_VCCT_VOLTAGE

VCCR_GXB/VCCT_GXB Voltage

TX シリアルデータ

VCCR/VCCT 電圧
XCVR_A10_TX_SLEW_RATE_CTRL Transmitter Slew Rate Control TX シリアルデータ スルーレート

XCVR_A10_TX_PRE_EMP_SIGN_PRE_TAP_1T

Transmitter Pre-Emphasis First Pre-Tap Polarity

TX シリアルデータ

プリエンファシス

XCVR_A10_TX_PRE_EMP_SIGN_PRE_TAP_2T

Transmitter Pre-Emphasis Second Pre-Tap Polarity

TX シリアルデータ

プリエンファシス

XCVR_A10_TX_PRE_EMP_SIGN_1ST_POST_TAP

Transmitter Pre-Emphasis First Post-Tap Polarity

TX シリアルデータ

プリエンファシス

XCVR_A10_TX_PRE_EMP_SIGN_2ND_POST_TAP

Transmitter Pre-Emphasis Second Post-Tap Polarity

TX シリアルデータ

プリエンファシス

XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_1T

Transmitter Pre-Emphasis First Pre-Tap Magnitude

TX シリアルデータ

プリエンファシス

XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_2T

Transmitter Pre-Emphasis Second Pre-Tap Magnitude

TX シリアルデータ

プリエンファシス

XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_1ST_POST_TAP

Transmitter Pre-Emphasis First Post-Tap Magnitude

TX シリアルデータ

プリエンファシス

XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_2ND_POST_TAP

Transmitter Pre-Emphasis Second Post-Tap Magnitude

TX シリアルデータ

プリエンファシス

XCVR_A10_TX_VOD_OUTPUT_SWING_CTRL

Transmitter Output Swing Level

TX シリアルデータ

差動出力電圧

表 303.  リファレンス・クロックのアナログ・パラメーター設定

アナログ・パラメーター設定

Pin Planner またはAssignment Editor の名称

アサインメント・デスティネーション

使用法ガイドライン

XCVR_A10_REFCLK_TERM_TRISTATE

Dedicated Reference Clock Pin Termination

リファレンス・クロックピン

オンチップ終端

注: プロトコルのコンフィグレーション応じて、必要なアナログ設定をすべて設定する必要があります。設定が適切でない場合、Quartus Prime ソフトウェアはデフォルト値を選択しますが、この値はプロトコルの実装に適していない可能性があります。