インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

5.2.2.10.1. Phase Compensation モード

RX FIFO は読み取りクロックと書き込みクロック間の位相差を補償します。rx_clkout (RX パラレル低速クロック) はRX FIFO の書き込み側をクロックします。また、rx_coreclkin (FPGA ファブリック・クロック) またはrx_clkout はRX FIFO の読み取り側をクロックします。

位相補償をDouble Width モードで使用する場合、Double Width モードのTX FIFO 位相補償と同様に、FPGA ファブリック・クロックが半分のレートで実行できるよう、FPGA データ幅が倍になります。

RX FIFO の深さはこのモードでは一定であるため、RX FIFO フラグの状態は無視しても問題ありません。tx_enh_data_valid を1 と結びつけることが可能です。