インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

2.6.6.9.6. XAUI PHY のオプショナルのPMA コントロールおよびステータス・インターフェイス

XAUI PHY IP コアのレジスターから、オプショナルのPMA コントロールおよびステータス信号の状態を読み出すために、Avalon-MM PHY 管理インターフェイスを使用します。XAUI PHY の正常な機能を保障するために、信号の瞬時値を知る必要があることがあります。そういった場合には、これに必要な信号をXAUI PHY IP コアのトップレベル・モジュールに含めることができます。

表 174.  オプショナルのコントロールおよびステータス信号:ソフトIP 実装
信号名 入力/出力 説明
rx_channelaligned 出力 アサートされると、4 つの全てのRX チャネルがアライメントされていることを示します。mgmt_clk と同期します。この信号は、RX レーンが完全にアライメントされ、データ受信の準備ができた時にアサートされます。
rx_disperr[7:0] 出力 受信した10 ビットのコードまたはデータグループに、ディスパリティー・エラーがあります。これは、ディスパリティー・エラーが生じた際に同じくアサートされるrx_errdetect とペアになっています。rx_disperr 信号はXAUI リンクあたり合計8 ビットであり、チャネルあたりでは2 ビット幅です。mgmt_clk と同期します。
rx_errdetect[7:0] 出力 アサートされると、8B/10B コードグループ違反を示します。受信した10 ビットのコードグループに、コード違反またはディスパリティー・エラーがある場合にアサートされます。rx_errdetect 信号とrx_disperr 信号を併せて使用することにより、コード違反エラーか、ディスパリティー・エラーか、または両方かを区別します。rx_errdetect 信号はXAUI リンクあたり合計8 ビットであり、チャネルあたりでは2 ビット幅です。mgmt_clk と同期します。
rx_syncstatus[7:0] 出力 同期表示です。各チャネルのrx_syncstatus ポートでRX 同期が表示されます。rx_syncstatus 信号はハードXAUI リンクあたり合計8 ビットであり、チャネルあたりでは2 ビットです。また、このrx_syncstatus 信号はソフトXAUI リンクあたり合計4 ビットであり、チャネルあたりでは1 ビットです。mgmt_clk と同期します。