インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

2.8.5. CPRI 向けネイティブPHY IP のパラメーター設定

表 201.  General およびDatapath OptionsネイティブPHY IP 向けのパラメーター・エディターの最初の2 つのセクションは、トランシーバーをカスタマイズするための汎用オプションとデータパス・オプションを提供します。
パラメーター
Message level for rule violations

error

warning

Transceiver configuration rules

CPRI (Auto)

CPRI (Manual)

PMA configuration rules

basic

Transceiver mode

TX/RX Duplex

Number of data channels 1~36
Data rate

1228.8 Mbps

2457.6 Mbps

3072 Mbps

4915.2 Mbps

6144 Mbps

8110.08 Mbps

9830.4 Mbps

10137.6 Mbps 44

12165.12 Mbps 44

Enable datapath ANd interface reconfiguration Off
Enable simplified data interface On
表 202.  TX PMA パラメーター
パラメーター
TX channel bonding mode

Not Bonded / PMA Bonding Only / PMA ANd PCS Bonding

TX local clock division factor 1
Number of TX PLL clock inputs per channel 1
Initial TX PLL clock input selection 0
Enable tx_pma_clkout port Off
Enable tx_pma_div_clkout port On
tx_pma_div_clkout division factor 2
Enable tx_pma_elecidle port Off
Enable tx_pma_qpipullup port (QPI) Off
Enable tx_pma_qpipulldn port (QPI) Off
Enable tx_pma_txdetectrx port (QPI) Off
Enable tx_pma_rxfound port (QPI) Off
Enable rx_seriallpbken port Off
表 203.  RX PMA パラメーター
パラメーター
Number of CDR reference clocks 1
Selected CDR reference clock 0
Selected CDR reference clock frequency Quartus Prime ソフトウェアが示す有効範囲を選択
PPM detector threshold 1000
CTLE adaptation mode Manual
DFE adaptation mode disabled
Number of fixed dfe taps 3
Enable rx_pma_clkout port Off
Enable rx_pma_div_clkout port On
rx_pma_div_clkout division factor 2
Enable rx_pma_clkslip port Off
Enable rx_pma_qpipulldn port (QPI) Off
Enable rx_is_lockedtodata port On
Enable rx_is_lockedtoref port On
Enable rx_set_locktodata ANd rx_set_locktoref ports Off
Enable rx_seriallpbken port Off
Enable PRBS verifier control and status ports Off
表 204.  Standard PCS パラメーター
パラメーター
Standard PCS / PMA interface width 20
FPGA fabric / Standard TX PCS interface width 32
FPGA fabric / Standard RX PCS interface width 32
Enable Standard PCS low latency mode Off
TX FIFO mode register_fifo
RX FIFO mode register_fifo
Enable tx_std_pcfifo_full port Off
Enable tx_std_pcfifo_empty port Off
Enable rx_std_pcfifo_full port Off
Enable rx_std_pcfifo_empty port Off
TX byte serializer mode

Serialize x2

RX byte deserializer mode

Deserialize x2

Enable TX 8B/10B encoder On
Enable TX 8B/10B disparity control Off
Enable RX 8B/10B decoder On
RX rate match FIFO mode Disabled
RX rate match insert / delete -ve pattern (hex) 0x00000000
RX rate match insert / delete +ve pattern (hex) 0x00000000
Enable rx_std_rmfifo_full port Off
Enable rx_std_rmfifo_empty port Off
PCI Express* Gen3 rate match FIFO mode Bypass
Enable TX bit slip

Off (CPRI Auto コンフィグレーション)

On (CPRI Manual コンフィグレーション)

Enable tx_std_bitslipboundarysel port

Off (CPRI Auto コンフィグレーション)

On (CPRI Manual コンフィグレーション)

RX word aligner mode

deterministic latency (CPRI Auto コンフィグレーション)

Manual (FPGA fabric controlled) (CPRI Manual コンフィグレーション)

RX word aligner pattern length 10
RX word aligner pattern (hex) 0x000000000000017c
Number of word alignment patterns to achieve sync 3 45
Number of invalid data words to lose sync 3 45
Number of valid data words to decrement error count 3 45
Enable fast sync status reporting for deterministic latency SM On / Off
Enable rx_std_wa_patternalign port

On / Off

Enable rx_std_wa_a1a2size port Off
Enable rx_std_bitslipboundarysel port

Off (CPRI Auto コンフィグレーション)

On (CPRI Manual コンフィグレーション)

Enable rx_bitslip port

Off (CPRI Auto コンフィグレーション)

On (CPRI Manual コンフィグレーション)

Bit Reversal and Polarity Inversion のすべてのオプション Off
PCIe* Ports のすべてのオプション Off
表 205.  Dynamic Reconfiguration
パラメーター
Enable dynamic reconfiguration Off
Share reconfiguration interface Off
Enable Altera Debug Master Endpoint Off
Enable embedded debug Off
Enable capability registers Off
Set user-defined IP identifier 0
Enable control and status registers Off
Enable prbs soft accumulators Off
Configuration file prefix altera_xcvr_native_a10
Generate SystemVerilog package file Off
Generate C header file Off
Generate MIF (Memory Initialization File) Off
表 206.  Generation Options
パラメーター
Generate parameter documentation file On
44 トランシーバー・コンフィグレーション・ルールの下で10GBase-R または10GBase-R 1588 を選択することによって、10137.6 Mbps と12165.12 Mbps が実装されます。エンハンストPCS は、CPRI データレートが10137.6 Mbps 以上の場合に選択されます。
45 トランシーバーPHY がCPRI モードの際には未使用です。