インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

4.3.2.1.4. Acknowledgment Model を使用したレシーバーチャネルのダイナミック・リコンフィグレーション

このリストの番号は、次の図の番号に相当します。

  1. rx_cal_busy がLow のとき、rx_analogresetrx_digitalreset をアサートします。
    1. rx_analogreset のアサーションの成功を確保するために、rx_analogreset_ack がHigh になるまで待機します。TRS が正常にアサーションのためのリセット要求を完了すると、rx_analogreset_ack がHigh になります。
    2. rx_analogreset をデアサートします。
  2. rx_analogreset のアサーションの成功を確保するために、rx_analogreset_ack がLow になるまで待機します。TRS が正常にデアサーションのためのリセット要求を完了すると、rx_analogreset_ack がLow になります。
  3. CDR がデータにロックされた後rx_is_lockedtodata 信号がHigh になることを確認します。rx_is_lockedtodata 信号を監視する前にrx_analogreset_ack がLow になるまで待機します。
  4. rx_is_lockedtodata がHigh になった後、 最低4 μs のtLTD の後でrx_digitalreset をデアサートします。
図 211. デバイス動作中のレシーバーチャネルのダイナミック・リコンフィグレーション