インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

4.3.1.1.1. デバイス動作中のトランスミッタのリセット

デバイス動作中の任意の時点でPLL またはアナログまたはトランスミッタのデジタルブロックをリセットするために、このリセットシーケンスに従ってください。

  1. 以下のステップを実行します。
    1. pll_cal_busytx_cal_busy がLow の場合、tx_analogresetpll_powerdown、およびtx_digitalreset をアサートします。
    2. 最小期間の70 μs の後にpll_powerdown をデアサートします。
    3. tx_analogreset をデアサートします。このステップは、pll_powerdown をデアサートする同時に、またはデアサートした後に行うことができます。
  2. TX PLL がロックを取得した後pll_locked 信号がHigh になります。 pll_locked 信号を監視するためにtx_analogreset をデアサートした後、最低 70 μs を待機します。
  3. pll_locked がHigh になると、tx_digitalreset をデアサートします。tx_analogreset がデアサートされた後に最小のttx_digitalreset 期間でtx_digitalreset 信号がアサートされるままにする必要があります。
    注: pll_powerdowntx_analogreset をアサートするたびに、tx_digitalreset をアサートしてPCS ブロックをリセットする必要があります。
図 200. デバイスの動作中のトランスミッタ・リセットシーケンス