インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

5.3.1.1. TX FIFO (エンハンストPCS およびPCIe* Gen3 PCS と共有)

TX FIFO はトランスミッタPCS とFPGA ファブリック間をインターフェイスし、データおよびステータス信号の信頼性の高い転送を保証します。 また、FPGA ファブリック・クロックとtx_clkout (低速パラレルクロック) 間の位相差を補償します。TX FIFO は8 の深度を有し、低レイテンシー・モード、レジスターモード、および高速レジスターモードで動作します。
図 247. TX FIFO のブロック図


tx_clkout あるいはtx_coreclkin を使用して、書き込みポートを制御することが可能です。単一チャネルに対してはtx_clkout 信号を使用し、複数チャネルに対してはtx_coreclkin を使用します。TX FIFO はPCIe Gen3 とエンハンストPCS データパスで共有されます。