インテルのみ表示可能 — GUID: nik1398706866631
Ixiasoft
インテルのみ表示可能 — GUID: nik1398706866631
Ixiasoft
2.6.2.3. 10GBASE-R、IEEE 1588v2 に準拠した10GBASE-R、およびFEC 付き10GBASE-R 向けネイティブPHY IP のパラメーター設定
パラメーター |
範囲 |
---|---|
Message level for rule violations |
error、warning |
Transceiver Configuration Rule |
10GBASE-R 10GBASE-R 1588 10GBASE-R with KR FEC |
Transceiver mode |
TX/RX Duplex、TX Simplex、RX Simplex |
Number of data channels |
1 ~ 96 |
Data rate |
10312.5 Mbps |
Enable datapath and interface reconfiguration |
Off |
Enable simplified data interface |
On Off |
パラメーター |
範囲 |
---|---|
TX channel bonding mode |
Not bonded |
TX local clock division factor |
1、2、4、8 |
Number of TX PLL clock inputs per channel |
1、2、3、4 |
Initial TX PLL clock input selection |
0 |
パラメーター |
範囲 |
---|---|
Number of CDR reference clocks |
1 ~ 5 |
Selected CDR reference clock |
0 ~ 4 |
Selected CDR reference clock frequency |
322.265625 MHz および644.53125 MHz |
PPM detector threshold |
100、300、500、1000 |
CTLE adaptation mode | manual |
DFE adaptation mode | adaptation enabled、manual、disabled |
Number of fixed DFE taps | 3、7、11 |
パラメーター |
範囲 |
---|---|
Enhanced PCS/PMA interface width |
32、40、64
注: KR FEC 付き10GBASE-R では64 のみ可能
|
FPGA fabric/Enhanced PCS interface width |
66 |
Enable Enhanced PCS low latency mode | On Off |
Enable RX/TX FIFO double-width mode |
Off |
TX FIFO mode |
|
TX FIFO partially full threshold |
11 |
TX FIFO partially empty threshold |
2 |
RX FIFO mode |
|
RX FIFO partially full threshold |
23 |
RX FIFO partially empty threshold |
2 |
パラメーター |
範囲 |
---|---|
Enable TX 64B/66B encoder |
On |
Enable RX 64B/66B decoder |
On |
Enable TX sync header error insertion |
On Off |
パラメーター |
範囲 |
---|---|
Enable TX scrambler (10GBASE-R / Interlaken) |
On |
TX scrambler seed (10GBASE-R / Interlaken) |
0x03ffffffffffffff |
Enable RX descrambler (10GBASE-R / Interlaken) |
On |
パラメーター |
範囲 |
---|---|
Enable RX block synchronizer |
On |
Enable rx_enh_blk_lock port |
On Off |
パラメーター |
範囲 |
---|---|
Enable TX data polarity inversion |
On Off |
Enable RX data polarity inversion |
On Off |
パラメーター |
範囲 |
---|---|
Enable dynamic reconfiguration |
On Off |
Share reconfiguration interface |
On Off |
Enable Altera Debug Master Endpoint |
On Off |
De-couple reconfig_waitrequest from calibration |
On Off |
パラメーター |
範囲 |
---|---|
Configuration file prefix |
— |
Generate SystemVerilog package file |
On Off |
Generate C header file |
On Off |
Generate MIF (Memory Initialization File) |
On Off |
パラメーター |
範囲 |
---|---|
Generate parameter documentation file |
On Off |