インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

2.6.2.3. 10GBASE-R、IEEE 1588v2 に準拠した10GBASE-R、およびFEC 付き10GBASE-R 向けネイティブPHY IP のパラメーター設定

この項にはこのプロトコル向けの推奨パラメーター値を掲載しています。パラメーター値の範囲全体については、 Arria 10 のトランシーバー・ネイティブPHY IP コアの使用 を参照してください。
表 94.  General パラメーターとDatapath パラメータートランシーバー・ネイティブPHY パラメーター・エディターの最初の2 つのセクションは、トランシーバーをカスタマイズするための汎用オプションとデータパスオプションを提供します。

パラメーター

範囲

Message level for rule violations

errorwarning

Transceiver Configuration Rule

10GBASE-R

10GBASE-R 1588

10GBASE-R with KR FEC

Transceiver mode

TX/RX DuplexTX SimplexRX Simplex

Number of data channels

196

Data rate

10312.5 Mbps

Enable datapath and interface reconfiguration

Off

Enable simplified data interface

On

Off

表 95.  TX PMA パラメーター

パラメーター

範囲

TX channel bonding mode

Not bonded

TX local clock division factor

1248

Number of TX PLL clock inputs per channel

1234

Initial TX PLL clock input selection

0

表 96.  RX PMA パラメーター

パラメーター

範囲

Number of CDR reference clocks

15

Selected CDR reference clock

04

Selected CDR reference clock frequency

322.265625 MHz および644.53125 MHz

PPM detector threshold

1003005001000
CTLE adaptation mode manual
DFE adaptation mode adaptation enabled、manual、disabled
Number of fixed DFE taps 3711
表 97.  Enhanced PCS パラメーター

パラメーター

範囲

Enhanced PCS/PMA interface width

324064

注: KR FEC 付き10GBASE-R では64 のみ可能

FPGA fabric/Enhanced PCS interface width

66

Enable Enhanced PCS low latency mode

On

Off

Enable RX/TX FIFO double-width mode

Off

TX FIFO mode

  • Phase Compensation (10GBASE-R およびKR FEC 付き10GBASE-R)
  • Register or Fast register (1588 に準拠した10GBASE-R)

TX FIFO partially full threshold

11

TX FIFO partially empty threshold

2

RX FIFO mode

  • 10GBASE-R (10GBASE-R およびKR FEC 付き10GBASE-R)
  • Register (1588 に準拠した10GBASE-R)

RX FIFO partially full threshold

23

RX FIFO partially empty threshold

2
表 98.  64B/66B Encoder and Decoder パラメーター

パラメーター

範囲

Enable TX 64B/66B encoder

On

Enable RX 64B/66B decoder

On

Enable TX sync header error insertion

On

Off

表 99.  Scrambler and Descrambler パラメーター

パラメーター

範囲

Enable TX scrambler (10GBASE-R / Interlaken)

On

TX scrambler seed (10GBASE-R / Interlaken)

0x03ffffffffffffff

Enable RX descrambler (10GBASE-R / Interlaken)

On

表 100.  Block Sync パラメーター

パラメーター

範囲

Enable RX block synchronizer

On

Enable rx_enh_blk_lock port

On

Off

表 101.  Gearbox パラメーター

パラメーター

範囲

Enable TX data polarity inversion

On

Off

Enable RX data polarity inversion

On

Off

表 102.  Dynamic Reconfiguration パラメーター

パラメーター

範囲

Enable dynamic reconfiguration

On

Off

Share reconfiguration interface

On

Off

Enable Altera Debug Master Endpoint

On

Off

De-couple reconfig_waitrequest from calibration

On

Off

表 103.  Configuration Files パラメーター

パラメーター

範囲

Configuration file prefix

Generate SystemVerilog package file

On

Off

Generate C header file

On

Off

Generate MIF (Memory Initialization File)

On

Off

表 104.  Generation Options パラメーター

パラメーター

範囲

Generate parameter documentation file

On

Off