インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

8.5.1.4. XCVR_A10_RX_ADP_CTLE_EQZ_1S_SEL

Pin Planner またはAssignment Editor の名称

Receiver High Data Rate Mode Equalizer AC Gain Control

説明

High data rate モードでadaptation がManual モード (adaptation がディスエーブル) の場合、連続時間リニア・イコライザー (CTLE) のAC ゲインを制御します。

High data rate モードは、25.8 Gbps までのデータレートに対しデフォルトでイネーブルされます。High data rate モードは、1 つのCTLE ステージと16 通りの設定可能なAC ゲイン設定があります。ゲイン設定をより高く設定すると、より大きなAC ゲインが得られます。デフォルト値は、RADP_CTLE_EQZ_1S_SEL_3 i.e. CTLE AC Gain Setting 3 です。このQSF アサインメントは、1 つのCTLE ステージがイネーブルされている場合にのみ実行されます。4 つのステージモードでコンフィグレーションされる場合、CTLE ゲイン値に対して何の効果もありません。

データレートが17.4 Gbps 以上の場合、デフォルト値はRADP_CTLE_EQZ_1S_SEL_13 です。

データレートが17.4 Gbps またはその以下の場合、デフォルト値はRADP_CTLE_EQZ_1S_SEL_3 です。

表 309.  使用可能なオプション

説明

RADP_CTLE_EQZ_1S_SEL_<0 to 15>

CTLE AC ゲイン設定<0~15>

アサインメント先

RX シリアルデータ・ピン

シンタックス

set_Instance_assignment -name XCVR_A10_RX_ADP_CTLE_EQZ_1S_SEL <value> -to <rx_serial_data pin name>