インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

2.6.6. XAUI PHY IP コア

XAUI コンフィグレーションでは、トランシーバー・チャネルのデータパスはソフトPCS を用いてコンフィグレーションされます。 XAUI コンフィグレーションは、トランシーバー・チャネルのデータパス、クロックの駆動、ならびにチャネル配置のガイドラインを提供します。IP カタログを使用してXAUI リンクを実装することができます。Interfaces メニューのEthernet の下にあるXAUI PHY IP コアを選択します。XAUI PHY IP コアが、XAUI PCS をソフトロジックに実装します。

XAUI は、IEEE 802.3ae-2008 仕様で定義されている10 ギガビット・イーサネット・リンクに特化した物理層の実装です。XAUI PHY は、IEEE802.3 MAC とRS (Reconciliation Sublayer) への接続にXGMII インターフェイスを使用します。IEEE 802.3ae-2008 仕様で、以下をサポートするためにXAUI PHY のリンクが必要です。

  • XGMII インターフェイスでの10 Gbps のデータレート
  • PMD インターフェイスで各3.125 Gbps 毎に4 レーン
図 81. XAUI 層とXGMII 層


インテル® のXAUI PHY IP コアは、XGMII インターフェイスの動作距離を延長し、またインターフェイス信号の数を削減する、IEEE 802.3 の48 項の仕様を実装します。

XAUI では、10 Gbps イーサネットのMAC 機能からイーサネット規格のPHY コンポーネントまでの物理的に離すことができる距離を1 メートルまで拡張できます。XAUI PHY IP コアは、アプリケーション層から156.25 Mbps での72 ビット・データ (シングル・データレート—SDR XGMII) を受け取ります。シリアル・インターフェイスは4×3.125 Gbps で動作します。

図 82. XAUI PHY IP コア

デュアル・データレートXAUI (DDR XAUI またはDXAUI) とRXAUI (Reduced XAUI) をサポートするための、 インテル® のサードパーティーIP パートナーはMorethanIP (MTIP) です。

XAUI は、OCP (open compute project) ネットワーキングをサポートしていません。